

# PROJET SEMESTRE 6 NERF FANTOME

R éalis é par :

Daniel SOUZA

Jean-Baptiste VERROKEN

Ziwei LIAO

Alexandre CABROL

# **S**OMMAIRE

|      | 1.              | Id és                                | 3  |  |  |  |
|------|-----------------|--------------------------------------|----|--|--|--|
| 1.1. | En              | cas idéal                            | 3  |  |  |  |
| 1.2. | . En cas réel   |                                      |    |  |  |  |
|      | 2.              | Connaissance en dectronique acquise  | 5  |  |  |  |
|      | 3.              | Choix des composants dectroniques    | 6  |  |  |  |
|      | 4.              | R éalisation de la carte dectronique | 9  |  |  |  |
|      | 5.              | Explication de code VHDL             | 13 |  |  |  |
| 5.1. | Dé              | finition des portes                  | 13 |  |  |  |
| 5.2. | Machines d'état |                                      |    |  |  |  |
| C    | Conclusion1     |                                      |    |  |  |  |

#### **CONTEXTE**

Dans le domaine médical, on demande de détecter les signaux des nerfs venant d'un muscle. Ces signaux pourront être transférés en signaux dectriques (courant / dectrode) ce qui nous permet de faire commander un robot médical afin d'aider les personnes incapables.

Il sera donc idéal d'avoir des dispositifs qui permettent de recevoir et analyser les informations. N'éanmoins, en r'éalit é, il est très difficile de r'éaliser ce type de dispositif. Les signaux venant d'un muscle pourront être très petits par apport aux bruits parasites.

Le but de projet nous amène au domaine scientifique d'Electromyographie (EMG). Les signaux peuvent être utilis és dans des applications biom édicales et cliniques, «Evolvable Hardware Chip Development » et interaction homme-ordinateur moderne par exemple. Les signaux EMG acquis à partir des muscles ont besoin des méhodes avanc ées pour la déection, décomposition, procession et classification.



En fait, ce qu'on peut mesurer après la réalisation de notre projet, sont le courant électrique, la source des signaux sont simulés par l'ordinateur ce qui représente l'activité neuromusculaire.

Il est très intéressent et il devient une exigence très importante dans biomédicale ingénierie. L'analyse des signaux est réalisée pour des diagnostics cliniques et applications biomédicale. Surtout dans le domaine de la gestion et de la réhabilitation de handicap moteur.

# **INTRODUCTION**

Le but de ce projet est de développer la partie dectronique des générateurs de courant, permettant de simuler le comportement d'axones sur quelques centimètres.

Le signal doit être échantillonn é avec une p ériode de 2,5 µs et on souhaite pouvoir simuler le fonctionnement de l'axone pendant une demi-seconde.

Nous avons besoin de 200 sorties, chacune pouvant d'élivrer un courant de -200 à +200  $\mu$ A avec une résolution de 12 bits (100 nA) et échantillonn é à 400kHz. La sortie doit être capable de passer de son courant maximum positif à son courant maximum n'égatif en 50  $\mu$ s. Pour répondre à toutes ces contraintes, il vaut mieux utiliser une structure modulaire et hi érarchis éc d'û au fort d'ébit de donn ées n'écessaire.

Du coup, pour tester notre projet, on réalise un module constitué de 16 sorties. Une fois la simulation est bonne on pourra rassembler plusieurs modules pour avoir 200 sorties.

# 1. Id ées

#### 1.1. En cas id éal



Idéalement, on pourrait réaliser le maître avec un microcontrôleur que l'on peut programmer en langage C par nos connaissances. Et aussi, on pourrait avoir 32 sorties dans un module ce qui nous permet d'économiser les matériaux en fabriquant moins de modules. Cependant le processeur d'un microcontrôleur n'est pas assez puissant et aussi, le microcontrôleur luimême n'est pas capable pour donner les flux de données voulues, si bien que l'on préfère utiliser un FPGA. On a choisi le mod de Spartan-3E1600 qui a étéconseillépar Mr. Cath ébras. En effet, ce dispositif poss de une capacité de vitesse et ménoire id éales pour le projet.

#### 1.2. En cas r él



Un module du dispositif

La figure ci-dessus montre la connexion entre le ma îre (*la partie num érique*) et les esclaves (*la partie analogique*). On a 12 sorties de FPGA qui sont réservées par 12 bits de données désirées au début du projet. Les autres 7 bits permettent d'avoir d'autres fonctionnements.

#### • Partie num érique

La partie numérique est constituée de la carte FPGA qui permet de récupérer les signaux venant de la programmation en VHDL. Il va aussi contrôler tels signaux pour les renvoyer à la partie analogique.

#### • Partie analogique

Dans cette partie, on réalise les cartes électriques de l'esclave ce qui nous permet d'avoir un courant de 200uA en sortie du dispositif.

# 2. Connaissance en dectronique acquise

#### Source de courant Howland

La source de courant Howland possède beaucoup d'avantages que l'on peut profiter dans notre projet. La sortie du montage peut être des courants négatifs ou positif ou nul pour différentes charges. En plus, le gain est facilement réglable et c'est un circuit très efficace pour atteindre àune grande gamme de tension en sortie.



Dans ce circuit, le gain est facilement réglépar la résistance  $R_{13}$  dont la valeur est petite. Le gain peut être modifiépar le rapport de  $\frac{R_{14}}{R_{15}}$  qui est normalement égale à 1, c'est-à-dire que  $R_{14}$  et  $R_{15}$  ont la même valeur.

Contrairement à la valeur de résistance  $R_{13}$ , il faut que les valeurs de R14, R15, R11 et R12 soient grandes. Dans notre application la valeur qu'on a utilis é est 40kOhm.

On peut établir l'équation suivante selon ce montage :

$$\frac{R_{11}}{R_{12} + R_{13}} = \frac{R_{14}}{R_{15}}$$

Dans cette condition, on peut avoir un courant de quelque milampère avec une tention de 10V en sortie.

En effet, la source de courant Howland nous permet d'avoir une gamme de tension en sortie la plus positive et la plus négative de l'alimentation appliquée. On voit bien l'efficacité de la source de courant Howland.

#### 3. Choix des composants dectroniques

A partir de structure con que, on a commenc é à choisir les composants dectroniques. En effet, en sortie de la carte FPGA, on peut obtenir les signaux num ériques, cependant, notre dispositif d'élivre les courants de 200uA, si bien que, tout d'abord, on a besoin d'un convertisseur num érique analogique.

#### ➤ DAC *AD5288*





#### ✓ Mots clés:

12 entrés num ériques

4 amplificateurs de suiveur int égr é

Tension en sortie réglable

Le convertisseur num érique analogique AD5288 poss ède 12 entr ées num ériques ce qui correspond au nombre de sortie de FPGA. Chaque convertisseur a 4 sorties analogiques par lesquelles on peut avoir 4 sources de courants pour le dispositif. Aussi, on trouve 4 amplificateur de suiveurs, reli és aux 4 sorties du convertisseur, int égr és dans le boitier ce qui va faciliter le branchement du montage de la carte dectronique.

Grâce aux tensions de r éférence appliquées, la tension de sortie du convertisseur est réglable.

#### ➤ AOP *AD8277*



#### ✓ Mots clés:

2 amplificateurs int égr és

Source de courant Howland

Le mod de AD8277 est constitué de 2 amplificateurs opérationnels dans un boitier. Ils sont aussi branché en source de courant Howland ce qui nous permet d'avoir une gamme de tension la plus positive et la plus négative de l'alimentation appliquée. Par cons équent, il poss è de plus de capacité pour avoir un courant devéen sortie.

#### Switch ADG721



#### ✓ Mots cl és

Normalement ferm é

2 interrupteurs int égr és

Afin de protéger la charge en sortie de notre dispositif, on peut bien brancher un interrupteur normalement fermé en parallèle avec la sortie de l'amplificateur. Quand le dispositif est en mode de fonctionnement, l'interrupteur sera en état ouvert.

#### Réseau de résistance



# ✓ Mots cl ésMultiples r ésistances int égr és

Source de courant Howland

Pour am diorer la performance du mod de de source de courant Howland, il est nécessaire d'ajouter les résistances en sortie de l'amplificateur. On peut utiliser un réseau de résistance, c'est-à-dire 8 résistances intégrées dans un boitier.

#### > FPGA



On utilise le FPGA qui joue le rôle du Master. Il contrôle les signaux qui sont renvoy é à la partie Analogique.

Le type de FPGA qu'on utilise est le Spartan-3E1600. La raison pour laquelle nous utilisons le FPGA est parce qu'elle est assez vite pour le but du projet, le mémoire est assez grand et le processeur correspond à nos conditions imposées. En plus, il y a encore beaucoup de fonctionnements supplémentaires qui pourraient être utiles pendant notre projet.

Pour programmer le FPGA nous utilisons le langage VHDL. Le VHDL est un langage très intéressant car c'est un nouveau paradigme. C'est-à-dire, une nouvelle façon de programmer. Une différence importante c'est qu'en VHDL, par exemple, toutes les commandes sont exécutées parallèlement, au lieu d'une façon synchronisée, ce qui prend (beaucoup) plus de temps (en considérant qu'on a assez de portes disponibles). En plus, le langage VHDL, c'est est un langage de description de matériel qui est plus dure d'apprendre dès qu'on connaissait plutôt des langages d'haute niveau. En plus c'est très intéressant de travailler avec un langage avec laquelle nous n'étions pas familiaris és.

#### Connecteur FX2 100S



Pour communiquer la carte dectronique et la carte FPGA, on a aussi besoin d'un connecteur FX2 100S ce qui est compatible àcelui de FPGA

# 4. Réalisation de la carte dectronique

Après le choix des composants, on a pass é à la réalisation de la carte électronique pour un module.

#### Schéma dectrique à réaliser



#### ❖ Calcul de la tension en sortie du convertisseur

Selon la formule indiqué dans le datasheet du convertisseur AD5582, où D représente la valeur des données en décimal. Ici, on veut utiliser les 12 entrées du convertisseur, donc la valeur de D est de 4095.

$$V_{OUT} = \left(\frac{2D}{4095} - 1\right) V_{REF}$$
 (For AD5582)

$$V_{REF} = V_{REFH} - V_{REFL}$$

Pour faciliter le calcul, on a pris  $V_{REFH}=1V$  et  $V_{REFL}=-1V$ , donc la valeur de  $V_{REF}$  est de 2V. Enfin, on a une tension en sortie du convertisseur qui est égale à 2V.

#### ❖ Calcul des résistances branchées en sortie de l'amplificateur



Figure 49. Constant Current Source

On a trouv éla formule propos édans le document pour calculer les valeurs des résistances en sortie de l'amplificateur AD8277 :

$$I_o = V_{out}/(\frac{1}{40k} + \frac{1}{R1})$$
 avec  $I_o = 200\mu A$ 

On obtient  $R_1 = R_2 = 5.6k\Omega$ 

Calcul de la précision des résistances branchées en sortie de l'AOP



On doit calculer l'incertitude maximale que l'on peut avoir sur Ra et Rb.

On a Rout min = 
$$\frac{R2+R4}{\frac{R4+Ra}{R3+Rb}} \cdot \frac{Ra}{R3+Rb} = 120 M\Omega$$

L'incertitude est:

$$\left| \frac{R4 + Ra}{R3 + Rb} - \frac{R2}{R1} \right| < \frac{1}{120 \, M}$$

En supposant que R1, R2, R3 et R4 soient identiques, on obtient :

$$\left|\frac{R+Ra}{R+Rh}\right|-1<\frac{1}{120\,M}$$

En posant  $Ra = Rb + \varepsilon$  on trouve :

$$\varepsilon < \frac{40 + 5.6}{120 M} k\Omega$$

ce qui équivaut àune incertitude maximale de 0,038%.

- Cr éation du montage sous Cadence
  - Cr éation de la biblioth èque pour le sch ématique

Les composants qu'on a choisis n'existent pas dans la bibliothèque de Cadence, on a donc cr ée notre propre biblioth èque du projet.



# 5. Explication de code VHDL

#### 5.1. Définition des portes

```
entity master is
  port (
           clk : in std logic;
           clke : in std logic;
           rst : in std logic;
           led : out std logic vector(7 downto 0);
        -- SDRAM pins out
           dram clkp : out std logic; -- O deg phase 100mhz clock going out to SDRAM chip
           dram clkn : out std logic; -- 180 deg phase version of dram clkp
           dram clke : out std logic; -- clock enable, owned by the init module
           dram cs : out std logic; -- tied low upon powerup
           dram cmd : out std logic vector(2 downto 0); -- this is the command vector <we_n,cas_n,ras_n>
           dram bank : out std logic vector(1 downto 0); -- bank address
           dram_addr : out    std_logic_vector(12 downto 0); -- row/col/mode register
           dram dm
                     : out std logic vector(1 downto 0); -- masks used for writing
           dram dqs : inout std logic vector(1 downto 0); -- strobes used for writing
                      : inout std logic vector(15 downto 0); -- data lines
           dram dq
        -- debug signals
           debug reg : out std logic vector(7 downto 0);
        -- analog card signals/ 25 bits in total
        -- Inverted Signals
           analog ldac
                            : out std logic; -- equivalent to ldac on the datasheet
           analog reset strobe : out
                                       std logic; -- Reset Strobe/ Corresponds to RS in the datasheet
           analog chip select : out std logic; -- Signal to determine if the chip given by the current address will be used/ Corresponds to CS in the datasheet
        -- Non-inverted Signals
           analog data : inout std logic vector(11 downto 0); -- Data to be converted/ Corresponds to DBO...DB11 in the datasheet
           analog address
                             : out std logic vector(1 downto 0); -- DAC addresses/ Corresponds to AO and A1 in the datasheet
           analog read write : out std logic; -- Read write = 1 - Read Enabled/ Read write = 0 - write enabled/ Corresponds to R/W in the datasheet
                              : out std logic -- MSB = 0, Reset to 000h/ MSB = 1, Reset to 800h/ Corresponds to MSB in the datasheet
           analog msb
end master:
```

D ffinition des portes

Ici, nous pouvons observer la définition des portes (input et output) que nous utilisons dans la partie «master ».

#### 5.2. Machines d'état

```
case WriteState is
   when writeInit =>
      if (busy n = '1') then
         writeState <= writeAttempt;
      end if;
   when writeAttempt =>
     op <= "10";
      address <= "00000000000"& x"6001";
      data i <= "11110001";
      if (op ack = '1') then
         writeState <= waitWrite;
      end if:
   when waitWrite =>
      if (busy n = '1') then
         writeState <= writeDone;
         readState <= readInit;
      end if;
      op <= "00";
   when writeDone =>
end case;
```

Machine d'état pour faire l'écriture

Cette machine d'état est utile que pour la simulation car normalement les données sont d é à écrites sur la mémoire.

Dans cette machine d'état nous réalisons l'écriture d'une donnée sur une adresse choisie de fa con que nous puissions v étifier le bon fonctionnement de notre système.



Simulation d'une écriture sur la mémoire



Simulation d'une opération de lecture et envoie de donn ées

La machine d'état montré ci-dessous est responsable pour fournir les données, lues de la mémoire, aux DACs quand ils en ont besoin.

En plus, comme nous pouvons lire seulement 8 bit de la ménoire àchaque fois, cette machine fait aussi la gestion des valeurs pour que nous puissions envoyer aux DACS 12 bits.

```
case readState is
    when waitForWrite =>
    when readInit =>
        if (busy_n = '1') then
           readState <= readAttempt;
        end if;
    when readAttempt =>
       op <= "01";
address <= "0000000000"& x"6001";
        if (op_ack = '1') then
  readState <= waitRead;</pre>
        end if;
    when waitRead =>
        if (busy_n = '1') then
           readState <= sendData;
        end if;
        op <= "00";
    when sendData => --choose which DAC to send data to
       en sendData => --choose which DAC to se
if(dacCount = 0) then
  output8bits <= data_o(7 downto 0);
  dacCount <= dacCount +1;
elsif(dacCount = 1) then
  output4bits0 <= data_o(3 downto 0);</pre>
            analog_data <= output8bits&output4bits0;
            output4bits1 <= data_o(7 downto 4);
            dacCount <= dacCount +1;
            dataOReady <= '1';
            led <= analog_data(7 downto 0);</pre>
        elsif(dataSent <= '1') then
  output8bits <= data_o(7 downto 0);</pre>
            analog_data <= output4bits1&output8bits;
           dacCount <= 0;
data1Ready <= '1';
            led <= analog_data(7 downto 0);</pre>
            readState <= readDone:
        end if;
    when readDone =>
        if(readRequired = '1') then
           readRequired <= '0';
           readState <= readInit;
        end if;
end case:
```

Machin d'état pour la lecture

```
if(dataOReady = '1' and dataNeeded = '1') then
   dataOReady <= '0';
end if;
if(data1Ready = '1' and dataNeeded = '1') then
   data1Ready <= '0';
end if;
if(dataNeeded = '1' and dataOReady = '0' and data1Ready = '0') then
   readRequired <= '1';
else</pre>
```

Contrôle dd'usage de data

Ici nous faisons le contrôle des signaux qui étaient dé à lus et envoy és par la machine d'état de contrôle de la lecture. Cette contrôle consiste à vérifier si le signal reçu était dé à utilisé ou pas.

```
case DACFlowState is
   --DAC A Selected--
   when DACAWriteTrans =>
     --Transparent--
     analog_read_write <= '0';
     analog_chip_select <= '0';
     analog ldac <= '0';
     analog_reset_strobe <= '1';
     dataNeeded <= '1';
     analog address <= "00";
     DACFlowState <= DACAWriteHold;
   when DACAWriteHold =>
      --Hold Input--
      dataNeeded <= '0';
      analog ldac <= '1';
     DACFlowState <= DACAReadHold;
   when DACAReadHold =>
      --ReadBack data--
      analog read write <= '1';
      DACFlowState <= DACBWriteTrans;
```

Mod de de processus r éalis ée par chaque DAC

Dans cette machine d'état nous faisons le contrôle de l'envoie des signaux venant de master aux DACs. Le processus que nous réalisons ici consiste d'écriture en mode « Transparent », apr ès en mode « Hold » et finalement nous faisons le « Readback » afin de v érifier si les donn ées envoy ées étaient bien re çus.

La figure ci-dessous montre le même processus appliqué aux autres DACs. Puis nous faisons le mise-à-jour des DACs et finalement le reset.

```
--DAC B Selected--
when DACBWriteTrans =>
   --Transparent--
   analog_read_write <= '0';
   analog_chip_select <= '0';
analog_ldac <= '0';</pre>
   analog_reset_strobe <= '1';
   dataNeeded <= '1';
   analog_address <= "01";
   DACFlowState <= DACBWriteHold;
when DACBWriteHold =>
   --Hold Input--
   dataNeeded <= '0';
   analog_ldac <= '1';
   DACFlowState <= DACBReadHold;
when DACBReadHold =>
   --ReadBack data--
   analog read write <= '1';
   DACFlowState <= DACCWriteTrans;
--DAC C Selected--
when DACCWriteTrans =>
  --Transparent--
  analog read write <= '0';
  analog_chip_select <= '0';
  analog_ldac <= '0';
  analog_reset_strobe <= '1';
  dataNeeded <= '1';
  analog_address <= "10";
  DACFlowState <= DACCWriteHold;
when DACCWriteHold =>
  --Hold Input--
  dataNeeded <= '0';
  analog ldac <= '1';
  DACFlowState <= DACCReadHold;
when DACCReadHold =>
   --ReadBack data--
  analog read write <= '1';
  DACFlowState <= DACDWriteTrans;
 --DAC D Selected--
 when DACDWriteTrans =>
   --Transparent--
    analog_read_write <= '0';
    analog_chip_select <= '0';
    analog_ldac <= '0';
    analog_reset_strobe <= '1';
    dataNeeded <= '1';
    analog address <= "11";
    DACFlowState <= DACDWriteHold;
 when DACDWriteHold =>
    --Hold Input--
    dataNeeded <= '0';
    analog_ldac <= '1';
    DACFlowState <= DACDReadHold;
 when DACDReadHold =>
    --ReadBack data--
    analog_read_write <= '1';
    DACFlowState <= DACUpdateAll;
 -- Update All DACs--
 when DACUpdateAll =>
    analog_chip_select <= '1';
    analog_ldac <= '0';
    analog_reset_strobe <= '1';
    DACFlowState <= DACHoldAll;
```

```
--Hold All--
when DACHoldAll =>
    analog_ldac <= '1';
    DACFlowState <= DACResetAll;

--Reset All--
when DACResetAll =>
    analog_reset_strobe <= '0';
    DACFlowState <= DACFlowOver;
```

#### Machine d'état de contrôle du système



Simulation du controle de la fluxe des donn és

# **CONCLUSION**

#### > Problèmes rencontrés

Pour la partie analogique, après avoir fini la schématique sous Cadence, nous n'avons pas pu créer la netlist àpartir du montage.

#### > Connaissances acquises

Pendant notre projet, nous avons appris le principe et l'application de la source de courant Howland. Afin de réaliser la carte dectronique, nous avons am dior é nos comp dences en utilisations de logiciel Cadence.

#### > Am dioration

Ce projet n'a pas été fini à cause de manque de connaissance en utilisation de logiciel Cadence ainsi que la gestion du temps.

### **Annexe**

#### AD5582/AD5583

#### AD5583 PIN CONFIGURATION



#### AD5583 PIN FUNCTION DESCRIPTIONS\*

| No. | Mnemonic    | Description                                   | Pin<br>No. | Mnemonic           | Description                               |
|-----|-------------|-----------------------------------------------|------------|--------------------|-------------------------------------------|
| 1   | AGND1       | Analog Ground for DAC A and B                 | 25         | DB4                | Data Bit 4                                |
| 2   | VOB         | DAC B Output                                  | 26         | DB5                | Data Bit 5                                |
| 3   | $V_{DD1}$   | Positive Power Supply for DAC A and B         | 27         | DGND2              | Digital Ground 2                          |
| 4   | $V_{SS1}$   | Negative Power Supply for DAC A and B         | 28         | DB6                | Data Bit 6                                |
| 5   | VOA         | DAC A Output                                  | 29         | DB7                | Data Bit 7                                |
| 6   | NC          | No Connect (Do Not Connect Anything           | 30         | DB8                | Data Bit 8                                |
|     |             | other than Dummy Pad)                         | 31         | DB9                | Data Bit 9                                |
| 7   | $V_{REFLB}$ | DAC B Voltage Reference Low Terminal          | 32         | A0                 | Address Input 0                           |
| 8   | $V_{REFHB}$ | DAC B Voltage Reference High Terminal         | 33         | A1                 | Address Input 1                           |
| 9   | VREFHA      | DAC A Voltage Reference High Terminal         | 34         | CS                 | Chip Select, Active Low                   |
| 10  | $V_{REFLA}$ | DAC A Voltage Reference Low Terminal          | 35         | $R/\overline{W}$   | Read/Write Mode Select                    |
| 11  | R1          | R1 Terminal (for Negative Reference)          | 36         | DGND3              | Digital Ground 3                          |
| 12  | RCT         | Center Tap Terminal (for Negative Reference)  | 37         | $V_{SS3}$          | Negative Power Supply for Analog Switches |
| 13  | R2          | R2 Terminal (for Negative Reference)          | 38         | $V_{DD3}$          | Positive Power Supply for Analog Switches |
| 14  | $DV_{DD}$   | Power Supply for Digital Circuits             | 39         | V <sub>REFLD</sub> | DAC D Voltage Reference Low Terminal      |
| 15  | LDAC        | DAC Register Load, Active Low Level Sensitive | 40         | $V_{REFHD}$        | DAC D Voltage Reference High Terminal     |
| 6   | RS          | Reset Strobe                                  | 41         | V <sub>REFHC</sub> | DAC C Voltage Reference High Terminal     |
| 17  | MSB         | $MSB = 0$ , Reset to $000_H$ .                | 42         | V <sub>REFLC</sub> | DAC C Voltage Reference Low Terminal      |
|     |             | $MSB = 1$ , Reset to $200_H$ .                | 43         | NC                 | No Connect (Do Not Connect Anything       |
| 18  | NC          | No Connect (Do Not Connect Anything           |            |                    | other than Dummy Pad)                     |
|     |             | other than Dummy Pad)                         | 44         | VOD                | DAC D Output                              |
| 19  | NC          | No Connect (Do Not Connect Anything           | 45         | $V_{SS2}$          | Negative Power Supply for DAC C and D     |
|     |             | other than Dummy Pad)                         | 46         | $V_{DD2}$          | Positive Power Supply for DAC C and D     |
| 20  | DB0         | Data Bit 0                                    | 47         | VOC                | DAC C Output                              |
| 21  | DB1         | Data Bit 1                                    | 48         | AGND2              | Analog Ground for DAC C and D             |
| 22  | DGND1       | Digital Ground 1                              |            |                    |                                           |
| 23  | DB2         | Data Bit 2                                    |            |                    |                                           |
| 24  | DB3         | Data Bit 3                                    |            |                    |                                           |

<sup>\*</sup>AD5583 optimizes internal layout design to reduce die area so that all supply voltage pins are required to be connected externally. See Figure 5.

REV. A

-8-

#### AD5582/AD5583



TPC 25. AD5582 Multiplying Bandwidth



TPC 26. AD5582 Long-Term Drift

#### **Test Circuit**

Test Circuit 1

#### THEORY OF OPERATION

The AD5582/AD5583 are quad, voltage output, 12-/10-bit parallel input DACs in compact TSSOP-48 packages.

Each DAC is a voltage switching, high impedance (R = 20 k $\Omega$ ), R-2R ladder configuration with segmentation to optimize die area and precision. Figure 3 shows a simplified R-2R structure without the segmentation. The 2R resistances are switched between  $V_{REFH}$  and  $V_{REFL}$ , and the output is obtained from the rightmost ladder node. As the code is sequenced through all possible states, the voltage of this node changes in steps of (2/3  $V_{REFH} - V_{REFL})/(2^N - 1)$  starting from the lowest  $V_{REFL}$  and going to the highest  $V_{REFH} - DUTLSB$ . Buffering it with an amplifier with a gain of 1.5 brings the output to:

$$V_{OUT} = \frac{D}{2^N - 1} \left(V_{REFH} - V_{REFL}\right) + \left(V_{REFL}\right) \qquad (1)$$

where D is the decimal equivalent of the data bits and N is the numbers of bits.

If  $-V_{REFL}$  is equal to  $V_{REFH}$  as  $V_{REF}$ ,  $V_{OUT}$  is simplified to:

$$V_{OUT} = \left(\frac{2D}{4095} - 1\right)V_{REF}$$
 (For AD5582) (2)

$$V_{OUT} = \left(\frac{2D}{1023} - 1\right)V_{REF}$$
 (For AD5583) (3)

The advantage of this scheme is that it allows the DAC to interpolate between two voltages for differential references or single-ended reference. These DACs feature double buffers, which allow both synchronous and asynchronous channels update with additional data readback capability. These parts can be reset to zero scale or midscale controlled by the  $\overline{\rm RS}$  and MSB pins. When  $\overline{\rm RS}$  is activated, the MSB of 0 resets the DACs to zero scale and the MSB of 1 resets the DACs to midscale. The ability to operate from wide supply voltages,  $\pm5~\rm V$  to  $\pm15~\rm V$  or  $\pm5~\rm V$ , with multiplying bipolar references is another key feature of these DACs.



Figure 3. Simplified R-2R Architecture (Segmentation Not Shown)

#### Power Supplies

There are three separate power supplies needed for the operation of the DACs. For dual supply,  $V_{SS}$  can be set from -6.5~V to -2.7~V and  $V_{DD}$  can be set from +2.7~V to +6.5~V. For single supply,  $V_{SS}$  should be set at 0 V while  $V_{DD}$  is set from 3 V to 16.5~V. However, setting the single supply of  $V_{DD}$  below 4.5~V can impact the overall accuracy of the device.

REV. A -15-

Calcul de la tension en sortie du convertisseur

#### AD8276/AD8277

The differential output voltage and common-mode voltage of the AD8226 is shown in the following equations:

$$V_{DBF\_OUT} = V_{+OUT} - V_{-OUT} = Gain_{AD8226} \times (V_{+IN} - V_{-IN})$$
  
 $V_{CM} = (V_{S+} - V_{S-})/2 = V_{BIAS}$ 

Refer to the AD8226 data sheet for additional information.



Figure 48. AD8277 Differential Output Configuration

The two difference amplifiers of the AD8277 can be configured to provide a differential output, as shown in Figure 48. This differential output configuration is suitable for various applications, such as strain gage excitation and single-ended-to-differential conversion. The differential output voltage has a gain of 2 as shown in the following equation:

$$V_{DIFF\_OUT} = V_{+OUT} - V_{-OUT} = 2 \times (V_{+IN} - V_{-IN})$$

#### **CURRENT SOURCE**

The AD8276 difference amplifier can be implemented as part of a voltage-to-current converter or a precision constant current source as shown in Figure 49. Using an integrated precision solution such as the AD8276 provides several advantages over a discrete solution, including space-saving, improved gain accuracy, and temperature drift. The internal resistors are tightly matched to minimize error and temperature drift. If the external resistors, R1 and R2, are not well-matched, they become a significant source of error in the system, so precision resistors are recommended to maintain performance. The ADR821 provides a precision voltage reference and integrated op amp that also reduces error in the signal chain.

The AD8276 has rail-to-rail output capability that allows higher current outputs.



Figure 49. Constant Current Source

#### **VOLTAGE AND CURRENT MONITORING**

Voltage and current monitoring is critical in the following applications: power line metering, power line protection, motor control applications, and battery monitoring. The AD8276/AD8277 can be used to monitor voltages and currents in a system, as shown in Figure 50. As the signals monitored by the AD8276/AD8277 rise above or drop below critical levels, a circuit event can be triggered to correct the situation or raise a warning.



Figure 50.Voltage and Current Monitoring in 3-Phase Power Line Protection Using the AD8276

Figure 50 shows an example of how the AD8276 can be used to monitor voltage and current on a 3-phase power supply. In through I<sub>3</sub> are the currents to be monitored, and  $V_1$  through  $V_3$  are the voltages to be monitored on each phase. I<sub>C</sub> and  $V_C$  are the common or zero lines. Couplers or transformers interface the power lines to the front-end circuitry and provide attenuation, isolation, and protection.

On the current monitoring side, current transformers (CTs) step down the power-line current and isolate the front-end circuitry from the high voltage and high current lines. Across the inputs of each difference amplifier is a shunt resistor that converts the coupled current into a voltage. The value of the

Rev. A | Page 17 of 20

Calcul des résistances en sorties de l'amplificateur